Comprendo que cuando la entrada de la dirección a una EEPROM paralela cambia de A a B, la salida puede mostrar resultados que no son el contenido de A o B, por unos pocos nanosegundos.
¿Estas salidas espurias están restringidas para ser valores almacenados en algún lugar de la EEPROM?
¿Una EEPROM no programada (todos los 0xFF) emitirá valores no FF cuando la dirección cambie?
(Espero que las especificaciones digan que se puede generar cualquier valor, pero estoy interesado en lo que sucede con la tecnología de implementación actual).
Lo pregunto porque tengo dos bits de EEPROM que causarán un conflicto de bus si ambos son ambos 0. No habrá ningún valor almacenado en ninguna dirección en el eeprom que tenga ambos bits como 0.