¿Salidas paralelas de LVPECL?

1

Tengo una aplicación bastante inusual aquí, donde necesito conducir una señal diferencial rápida que se extienda en más de 8 líneas de transmisión de 100 ohmios. La parte inusual es esta: las líneas de transmisión deben estar perfectamente sincronizadas. La misma señal exacta debe ser activada en todas las líneas. Esto descarta los fanouts habituales de PECL, ya que hay un sesgo en las salidas.

Mi plan es tomar un búfer de fanout de PECL y poner en paralelo las salidas (es decir, abreviar todas las salidas + Q juntas, abreviar todas las salidas -Q juntas), luego conducir todas las líneas de transmisión desde un solo punto físico. Eso daría el impulso fuerte con una sola forma de onda.

He hecho esto de forma rutinaria con los controladores CMOS, pero esta es la primera vez que lo hago con PECL. ¿Hay algún problema con este enfoque? Por ejemplo, ¿necesito poner algo de resistencia en serie con los emisores PECL?

Estoy usando este chip: CDCLVP1216

Aquí hay una idea de lo que quiero hacer:

simular este circuito : esquema creado usando CircuitLab

    
pregunta Colin Marcus

1 respuesta

1

Un problema es que la salida PECL es un BJT de emisor abierto, y está sesgada por la resistencia desplegable en la salida. Tradicionalmente, esto es de 50 ohmios a Vcc-2 V. O si no es conveniente hacer un suministro de sumidero en Vcc-2, entonces algo como 180 ohmios a tierra con otros medios para obtener una terminación de CA de 50 ohmios.

Para asegurarte de que todas tus salidas tengan el mismo sesgo, deberías hacer algo como

simular este circuito : esquema creado usando CircuitLab

Si todo sigue estando sincronizado con todos los componentes externos presentes es TBD.

    
respondido por el The Photon

Lea otras preguntas en las etiquetas