Estoy usando el PinPlanner de Altera Quartus II para ingresar todos los detalles de mis pines para mi diseño de FPGA. Algunos de los pines están conectados al bus de configuración SPI de este ADC .
Como se puede ver en la página 8, los 3 pines SCLK
, SDATA
y SEN
deben manejarse a 3.3V. Ahora el planificador de pines me da tres opciones diferentes de 3.3V:
- 3.3V LVCMOS
- 3.3V LVTTL
- 3.3V PCML
¿Cuál de estos estándares de E / S debo usar para mi ADC?