Normalmente no. Para leer 8 bits, la práctica normal es leer un bit de cada una de las 8 DRAM separadas.
Sin embargo, si las consideraciones de costo o energía lo obligaron a usar un solo dispositivo, las DRAM de esa era proporcionaron tanto el modo de ráfaga como el modo de página, que le permiten proporcionar el número de columna del primer bit que necesita, y luego acceder automáticamente bits adyacentes en ciclos sucesivos: en modo de página, hasta los 256 bits en la fila actualmente abierta.
(64k DRAM tienen más de 25 años. ¿Dónde se extrae exactamente esta pregunta? ¿Es esta una pregunta de arqueología?)
Los detalles de los modos de página y ráfaga son diferentes, y cuando los cachés L1 / L2 se convirtieron en universales, los modos de ráfaga evolucionaron para abordar líneas de caché completas, envolviendo la columna por la aritmética modular en lugar de estrictamente ascendente.
El modo de página también permitió accesos directos convenientes para los diseñadores de tarjetas de video de ese período de tiempo (de 25 a 15 años, tal vez).
Sin embargo, en los diseños más nuevos de DRAM, el modo de página (la primera generación de DDR) se ha descartado silenciosamente, dejando los modos de ráfaga, por lo que es posible que deba abordar cada octava columna individualmente en el momento adecuado si necesita grupos más grandes de ubicaciones adyacentes. Esto hace que la vida sea más difícil si utiliza DRAM sin una combinación de caché / CPU, por ejemplo, en aplicaciones FPGA.