Problema de ADC de doble pendiente

1

Aquí está mi intento por el problema,

Un dígito 3.5 implica que el recuento varía de 0 a 1999. Por lo tanto, para una escala completa de 2 V, el LSB o la resolución es de 1 mV.

Ahora la entrada está integrada por 300 ms y el valor integrado es 0.30114V, que ahora está desintegrado mientras que el contador comienza a contar simultáneamente, supongo. Por lo tanto, el contador debe contar hasta: (asumiendo una tensión de referencia de 0 V) 0.30114 / 1mV = 301 (salida digital).

MI duda: ¿Mi enfoque es correcto?

    
pregunta Ashik Anuvar

1 respuesta

2

No, no estás en lo correcto.

El tiempo de integración y la velocidad de reloj del contador están relacionados de modo que una entrada de escala completa (1.999V) da cuenta de 1999. A partir de esto, puede inferir que la velocidad del reloj es de 2000 cuentas / 300 ms = 6667 Hz (no de los 2000 Hz que parece estar asumiendo).

Por lo tanto, una entrada de media escala dará la mitad del conteo en el contador, o 1000 conteos.

La única razón por la que se proporcionó el tiempo de integración fue para que se diera cuenta de que incorpora solo ciclos completos de la frecuencia de CA, y como el valor medio de una onda sinusoidal es cero, no contribuye a la lectura final. p>

Los tiempos de integración que son múltiplos de 100 ms se usan comúnmente en multímetros digitales, ya que esto proporciona un buen rechazo de las interferencias de 50 Hz y 60 Hz.

    
respondido por el Dave Tweed

Lea otras preguntas en las etiquetas