Estaba leyendo algo cuando me topé con un proyecto utilizando el IC del verificador de paridad SN74180. Empiezo a mirar la hoja de datos cuando encontré esta descripción:
Los SN54180 / SN74180 son totalmente compatibles con otros circuitos TTL o DTL. Se proporcionan buffers de entrada para que cada entrada de datos represente solo una carga normalizada de la serie 54/74. En todas las salidas hay disponible un abanico completo para 10 cargas normalizadas de la serie 54/74 en un nivel lógico bajo. Se proporciona un abanico a 20 cargas normalizadas a un nivel lógico alto para facilitar la conexión de las entradas no utilizadas a las entradas utilizadas. La disipación de potencia típica es de 170 mW.
What is meant by a "normalized series load" and why would you need an input buffer?
Parece que esta descripción alude al hecho de que este dispositivo admite hasta 10 cargas de ventilación para cada salida en la lógica BAJA y 20 en la lógica ALTA.
How can this number be different for each type of logic level?
Parecería que el hecho de que pueda soportar 20 fan-out en la lógica HIGH sería discutible ya que el 10 fan-out en LOW sería un cuello de botella de todos modos. Seguramente estoy malinterpretando esta característica.
What is meant by ".. facilitate the connection of unused inputs to used inputs"?