Cómo leer hojas de datos para puertas lógicas TTL con respecto a las condiciones actuales de salida máxima [duplicado]

1

Por lo que he estado leyendo, las etapas de entrada a las puertas lógicas BJT TTL son terminales emisores de transistores. Como tal, cuando la entrada a estas compuertas es baja lógica, la unión del emisor de base de estos transistores de entrada tendrá polarización directa y corriente de fuente (se hundirá en la primera etapa). Además, esta es la razón por la que encontramos tablas similares a las siguientes en algunas hojas de datos:

Me refiero a la polaridad de la corriente cuando se considera la polaridad de los niveles lógicos. Específicamente, el hecho de que la condición de operación máxima de -800uA para un nivel lógico alto no sea intuitivo. ¿No debería ser que cuando se acciona una compuerta BAJA, la compuerta de la segunda etapa en realidad hunda la corriente en la primera etapa? Es decir, ¿no debería ser negativa la corriente de hundimiento (estado lógico de salida baja) y la corriente de fuente (lógica alta) sea positiva?

Mi preocupación es cómo esta métrica de sumidero de corriente máxima se relaciona con la corriente máxima que puede obtenerse cuando la salida de una puerta se conduce a un estado lógico alto. Específicamente, tuve la siguiente condición en los últimos tiempos:

Recientemente estuve diseñando un circuito que usaba un contador 74LS163 donde las salidas se incorporaron a la lógica de una segunda etapa. Sin embargo, coloqué algunos indicadores LED temporalmente en la salida del contador mientras realizaba un prototipo de este circuito para ver cuál era el valor de conteo en un momento dado. Utilicé resistencias en serie de 1k para limitar severamente la corriente para no cargar demasiado el controlador de salida, pero de todos modos vi una caída de voltaje de salida muy significativa.

Específicamente, el LED que estaba usando tenía un voltaje directo de 2.5V. La salida nominal, descargada, del contador fue de 4.5V. Con la resistencia de la serie 1k, encontramos que solo se extraerían 2 mA para impulsar el LED. Descubrí que el LED estaba ligeramente iluminado, pero el voltaje de salida bajó de 1V a 3.45V a pesar de la baja demanda de corriente.

tl; dr : Esto me llevó aquí. La corriente máxima cuando la salida se activa a alta se da como una corriente máxima de hundimiento , pero obviamente el contador genera un cierto nivel de corriente a este voltaje. ¿Cómo se relacionan estos valores mostrados en la hoja de datos con la corriente de abastecimiento en la lógica ALTA y la corriente de hundimiento y la LÓGICA baja?

    
pregunta sherrellbc

2 respuestas

2
  

Me refiero a la polaridad de la corriente cuando se considera la polaridad de los niveles lógicos. Específicamente, el hecho de que la condición de operación máxima de -800uA para un nivel lógico alto no sea intuitivo.

Esto es solo la convención de signos pasivos para la corriente en una rama del circuito. En esta convención, la corriente en el terminal positivo de una rama es corriente positiva. Con esta convención, cuando calcule la potencia como \ $ P = IV \ $ si \ $ P > 0 \ $, entonces la potencia se entrega a la sucursal, y si \ $ P < 0 \ $ entonces la sucursal entrega la potencia a la resto del circuito.

    
respondido por el The Photon
2

La convención es que cuando la salida de la puerta se aprovisiona de corriente, se le asigna un signo negativo y cuando se hunde se le asigna un signo positivo.

Las puertas TTL verdaderas (como 7400) en realidad requerían corriente para elevar las entradas ya que la Hfe inversa del transistor de múltiples emisores no es cero. Esta corriente normalmente se muestra como 40uA.

Los dispositivos posteriores, como LSTTL, suelen utilizar varios diodos en la entrada y requieren mucha menos corriente.

    
respondido por el Kevin White

Lea otras preguntas en las etiquetas