Coincidencia de longitud de terminación de serie DDR3

2

Estoy implementando una interfaz DDR3 en una PCB y tengo una pregunta relacionada con la terminación de la dirección / control / command / clk traces.

Tengo terminaciones en serie para todas las trazas requeridas mencionadas anteriormente, mi pregunta es si las trazas que van a estas terminaciones requieren una coincidencia de longitud o ¿deberían ser lo más cortas posible y dejadas como talones de terminación desiguales? Para mí tiene sentido mantenerlos lo más cortos posible, incluso si las longitudes no coinciden bien, pero quería algunas otras opiniones al respecto :)

¡Gracias!

    

2 respuestas

0

Todavía no pude encontrar una respuesta escrita sólida en la especificación JEDEC o en las guías de diseño, pero después de mirar algunos diseños de referencia, encontré que las resistencias de terminación siempre se colocan lo más cerca posible del pin de señal final (el último chip ram) .

    
respondido por el this_is_not_a_test
0

En resumen, no es necesario que coincida la longitud para los trazados de resistencia de terminación, pero debe mantener esta longitud mínima, se recomienda un máximo de 300 millas. Puede encontrar la misma recomendación en el diseño de referencia de Micron (no recuerdo qué UG exacta era, lo siento)

    
respondido por el pazel1374

Lea otras preguntas en las etiquetas