¿Cómo puede RDA5807M escapar con una multiplicación PLL muy alta?

2

Un receptor de radio FM IC RDA5807M tiene un oscilador local VCO que opera en el orden de 100 MHz (implícito por "bajo IF" en la hoja de datos), pero puede obtener su referencia de un cristal de reloj de 32768 Hz. Debido a que la relación de multiplicación de PLL es muy alta, debería haber un ruido de fase enorme en la salida del VCO (aumento de 70 dB sobre la señal de referencia).

¿Cómo se las arreglaron los diseñadores de chips? El ruido de fase degrada la selectividad. Las estaciones de FM están muy apretadas, sin mencionar los problemas cuando la estación sintonizada es débil y la fuente adyacente es mucho más fuerte (en realidad es una situación realista).     

pregunta Michał B.

1 respuesta

1

En algunas aplicaciones, habría un ruido de fase enorme, pero el sintetizador aquí no tiene que configurar de forma rápida (o dinámica) la frecuencia del convertidor descendente. La salida del comparador de fase puede ser altamente dañada para que la tensión de control del VCO sea Muy suave con apenas cualquier ondulación.

Es LPF podría ser de 1 Hz o incluso un poco más bajo, e incluso podría acelerarse al cambiar de estación para minimizar la demora al volver a sintonizar.

    
respondido por el Andy aka

Lea otras preguntas en las etiquetas