Calcular la frecuencia de corte superior de una puerta común

2

JFET:

Estoy tratando de calcular la frecuencia de corte superior de este circuito. Gain me dio 5, como lo hizo en las soluciones del profesor. ¡Pero estoy aplicando la expresión a los condensadores y me está dando valores negativos! El circuito inicial es el siguiente (el generador es ideal):

\$c_{gs}=8\,pF;\,c_{gd}=4\,pF;\,I_{DSS}=7\,mA;\,V_P=-4\,V;\,r_0\rightarrow\infty\$

Elmodelodepequeñaseñalquehiceconelcálculoquemeestádandounvalornegativoeselsiguiente:

Lassolucionesdelprofesorsonlassiguientes(noentendídedóndeprovienenlasexpresionesdelasoluciónfinal):

Nuevomodelo:

Primerintento:

    
pregunta Carmen González

1 respuesta

1

Su modelo equivalente es incorrecto. Cgd debería ir a tierra y también Cgs.

El efecto Miller solo es aparente en la operación de fuente común donde la entrada está en la puerta y la salida en el drenaje. La capacitancia de entrada efectiva tendrá Cgd multiplicada por la ganancia de voltaje del circuito (+1).

Cgs está directamente en paralelo con la señal de entrada, por lo que no afecta la respuesta de frecuencia.

En este circuito, la frecuencia de corte superior está determinada simplemente por Rd y Cgd (se pone a tierra) como un simple RC de primer orden. Ro es infinito por lo que puede ser ignorado.

La salida de he JFET puede considerarse una fuente de corriente constante. Rd y Cgd están en paralelo.

Esto también se puede reorganizar para que sea una fuente de voltaje que alimenta un capacitor a través de una resistencia. (Una fuente de corriente a través de una resistencia es equivalente a una fuente de voltaje que se alimenta a través de una resistencia).

    
respondido por el Kevin White

Lea otras preguntas en las etiquetas