Una cosa que sería útil saber, pero muchas hojas de datos del DAC no lo aclaran, es si el DAC siempre tendrá su valor de salida entre el valor mínimo y el máximo entre los recibidos dentro del tiempo de muestreo. En algunos DAC, si la entrada cambia de 0x7F a 0x80, la salida puede oscilar momentáneamente a un voltaje que está por debajo del voltaje de estado estable para 0x7F o por encima del voltaje de estado estable para 0x80. En algunos otros DAC, eso no sucederá.
Si uno tiene un DAC cuyo voltaje de salida puede ir 'wonky' cuando cambia su valor, debe usar un circuito de muestra / retención para asegurarse de que el voltaje del DAC no se emita cuando sea 'wonky', o de lo contrario, uno debe operar el DAC suficientemente por debajo de la tasa implícita en su tiempo de establecimiento para que las fallas representen una pequeña parte de la señal y se puedan filtrar.
Si uno tiene un DAC que no funciona, entonces puede generar datos a la velocidad que desee (sujeto a cualquier límite máximo expreso en la hoja de datos) pero la salida puede tener artefactos relacionados con el tiempo de establecimiento. Si el comportamiento de asentamiento imita al de un filtro RC, no habrá ningún problema, pero si el DAC se asienta en algunos valores más rápido que en otros, o si se comporta de manera diferente con grandes oscilaciones que con pequeñas, la salida puede considerarse que tiene jitter de sincronización igual al tiempo de establecimiento.