¿Puedo usar pines de E / S diferenciales de FPGA como comparador de alta velocidad?

13

Los comparadores de alta velocidad son bastante caros y la velocidad es lo que los FPGA son muy buenos. Por otro lado, los FPGA (en mi caso: XC3S400) han emparejado los pines diferenciales en cada banco con el que se comparan sus voltajes (¡al menos eso creo!). También tienen Vref para estándares de terminación única que pueden actuar como un comparador.

Quiero saber si puedo usar esos pines de par de E / S diferencial como comparador, y si es así, ¿cómo debo hacer eso? ¿Debo conectar un vref y use estándares de terminación única o simplemente conecte dos voltajes a los pines de E / S diferenciales?)

EDITION: ¡Lo probé y funciona excelente!

    
pregunta Aug

1 respuesta

11

Sí, puedes. Hay algunas notas de aplicaciones que utilizan los pares diferenciales dentro de un FPGA como un ADC de bajo costo.

Hay un muy buen documento que describe esto que puede usar para su diseño:

Análisis sobre la implementación digital de Sigma-Delta ADC con Componentes analógicos pasivos

    
respondido por el FarhadA

Lea otras preguntas en las etiquetas