¿Procedimiento para determinar experimentalmente la capacidad de desacoplamiento?

4

Estoy buscando una lista de viñetas de una técnica para determinar experimentalmente la capacidad de desacoplamiento de un diseño.

Tengo un diseño en el que estoy trabajando que parece ser susceptible a los eventos de ESD en el campo. No puedo cambiar el diseño de la PCB, pero estoy pensando en hacer un cambio de lista de materiales y reemplazar algunos condensadores de desacoplamiento con diodos TVS en los rieles de alimentación.

Me gustaría quitar los condensadores y verificar en el laboratorio que el diseño aún tiene suficiente desacoplamiento.

El diseño tiene:

  • Altera Cyclone FPGA (32.768MHz)
  • Microchip PIC (OSC interno - 8MHz)
  • Marvell Ethernet PHY (25MHz)

Tengo un alcance DSO de 200MHz en mi laboratorio. ¿Acabo de poner una sonda en un riel de suministro y disparar en picos grandes, y si nunca se dispara después de ejecutar las pruebas más difíciles, estará bien?

    
pregunta dext0rb

2 respuestas

2

Ok, ignorando tu problema de esd. Utilice el alcance seguro y un generador de señal de alta frecuencia capaz de entregar hasta 1 GHz a partir de 50 ohmios.

Probablemente sería mejor con un analizador de espectro que podría manejar hasta 1 GHz.

Inyecte señales pequeñas en los rieles lógicos en varios puntos y el alcance / analizador verá cualquier debilidad. 100mV p-p hará el trabajo.

También mueva el alcance / analizador a diferentes puntos mientras inyecta. Vea si hay algunas frecuencias que son más propensas a generar perturbaciones más grandes que otras.

Es posible que incluso puedas configurar un generador de pulsos para hacer un trabajo similar al Sig gen. Quédate con 100mV para evitar daños.

    
respondido por el Andy aka
0

enlace

Aquí hay información, y en Integridad de la señal y el poder simplificada por Eric Bogatin , que puedo resumir en una fecha posterior. (porque ahora soy perezoso ... si alguien más quiere limpiarlo antes que yo, wiki de la comunidad o algo así, adelante).

Básicamente, sin embargo, utiliza un VNA para barrer la frecuencia y registrar la impedancia. Asegúrese de que la impedancia esté bajo una impedancia objetivo que usted define sobre las frecuencias de interés. En realidad, determinar la impedancia objetivo es menos que trivial (TM). Existen algunas estimaciones / reglas generales para ayudarlo a mencionar en Bogatin y en Ingeniería de compatibilidad electromagnética por Henry Ott (Capítulo 11)

Línea inferior: cuando esté interesado en desacoplar la efectividad de los condensadores, debe recordar qué son los condensadores: impedancias dependientes de la frecuencia. Entonces, tiene sentido que desee medir la impedancia de la red de suministro de energía (PDN), que a su vez, le describirá la capacidad de la PDN para satisfacer las demandas de corriente transitoria y mantener el voltaje de alimentación dentro de las especificaciones de ondulación.

    
respondido por el dext0rb

Lea otras preguntas en las etiquetas