Estoy buscando una lista de viñetas de una técnica para determinar experimentalmente la capacidad de desacoplamiento de un diseño.
Tengo un diseño en el que estoy trabajando que parece ser susceptible a los eventos de ESD en el campo. No puedo cambiar el diseño de la PCB, pero estoy pensando en hacer un cambio de lista de materiales y reemplazar algunos condensadores de desacoplamiento con diodos TVS en los rieles de alimentación.
Me gustaría quitar los condensadores y verificar en el laboratorio que el diseño aún tiene suficiente desacoplamiento.
El diseño tiene:
- Altera Cyclone FPGA (32.768MHz)
- Microchip PIC (OSC interno - 8MHz)
- Marvell Ethernet PHY (25MHz)
Tengo un alcance DSO de 200MHz en mi laboratorio. ¿Acabo de poner una sonda en un riel de suministro y disparar en picos grandes, y si nunca se dispara después de ejecutar las pruebas más difíciles, estará bien?