Estoy tratando de hacer una implementación de un diseño vhdl. Es una aplicación para el procesamiento de señales. ¿Alguien sabe cuál es la herramienta de desarrollo más rápida Xilinx System Generator o Xilinx ISE? Gracias.
Estoy tratando de hacer una implementación de un diseño vhdl. Es una aplicación para el procesamiento de señales. ¿Alguien sabe cuál es la herramienta de desarrollo más rápida Xilinx System Generator o Xilinx ISE? Gracias.
Es probable que completar un diseño completo de FPGA puramente en el generador del sistema sea muy difícil o imposible, especialmente si tiene que interactuar con periféricos externos.
Si ya tiene un marco FPGA desarrollado en el que desea colocar un bloque de procesamiento de señales, entonces el Generador del sistema puede ser una buena forma de proceder. Usted tiene todas las capacidades de Matlab detrás de usted para verificar el diseño, mientras que hacerlo en VHDL / Verilog hace que la verificación sea más difícil.
Por ejemplo, desarrollé una implementación de un algoritmo común de procesamiento de imágenes (un detector de esquinas Shi-Tomasi) con bastante rapidez con System Generator. Pero ... ya había construido el resto del sistema (que era bastante grande con Microblazes incrustados, controladores RAM, etc.) en EDK y con las herramientas ISE.
Una cosa que System Generator hace muy fácil (que es un gran ahorro de tiempo de IMO) es vincular su bloque con un diseño EDK. Simplemente arrastre algunos bloques hacia adentro para los registros y los bloques de memoria compartida y ordena todas las interfaces de bus y la creación de los archivos que le dicen a EDK cómo usarlo. Incluso el repetitivo del SW para acceder a los registros.
Lea otras preguntas en las etiquetas fpga vhdl tools xilinx xilinx-system-generator