PWM La atenuación da como resultado una ondulación de entrada debido a una corriente de arranque excesiva

0

Uso un regulador de refuerzo SEPIC de corriente constante ([TI LM3410X) para ejecutar un panel OLED de 8,5 V y 400 mA desde una batería de polímero de litio de celda única. Me he dado cuenta de que la fluctuación de la tensión de entrada es demasiado alta (~ 1 V pico) cuando se utiliza una señal digital PWM en el pin DIM del regulador, que activa y desactiva el OSC de 1,6 MHZ del regulador. NO se producen problemas cuando el OLED es más brillante (es decir, el pin DIM es HI o siempre está encendido). El diseño se valida con las herramientas Workbench de TI.

He ingresado bajos valores de ESR MLCC y he jugado con el valor (hasta 80 uF) y el límite de salida del regulador, pero no hay mucha mejora en la fluctuación de la tensión de entrada cuando la señal PWM realiza una transición de alta a baja. El diseño es limpio y ajustado con un plano de GND sólido.

Para mí, esto parece ser un problema fundamental con los métodos de atenuación de PWM digital en los que los requisitos de irrupción pueden ser grandes cada vez que la señal de PWM hace un flanco ascendente y permite el OSC del regulador, ¿no es así?

¿Cuáles son las soluciones además de jugar con el límite de almacenamiento de entrada de entrada y el límite de salida del regulador?

    
pregunta ezrcer

1 respuesta

0

Intente agregar otro inductor idéntico a L1 en la entrada, y use toda la capacitancia que pueda encajar entre los dos inductores.

También puede reducir la capacitancia de salida C12 para reducir la cantidad de energía que se debe suministrar cada nuevo ciclo de PWM. Esto aumentará su rizado de salida y, eventualmente, se volverá inestable, así que tenga cuidado allí.

    
respondido por el Daniel

Lea otras preguntas en las etiquetas