Bus paralelo de 27 bits a 65 MHz: ¿Usar 3.3V o 1.8V?

0

Tengo un transmisor LVDS (SN75LVDS83B) conectado al banco 0 de GPIO (como DPI24) de un módulo 3 de cálculo de la frambuesa pi. El pixeclock es de 65MHz, las 27 líneas paralelas son 3 x 8 bits RGB + Hsync + Vsync + DELAWARE. La longitud de las líneas es aprox. 80mm.

Ahora tengo la opción de alimentar el banco GPIO 0 y el receptor LVDS con 1.8V o 3.3V. Ambas obras y me pregunto cuál sería la mejor opción. Mis pro / contras:

  • 3.3V pro: mayor relación señal-ruido
  • 3.3V contra: Mayores emisiones electromagnéticas y consumos de energía
  • 1.8V: Lo anterior invertido: menor relación señal a ruido pero menos emisiones y consumo de energía.

¿Son estas suposiciones correctas y hay otras razones para preferir 3.3V o 1.8V (ambas están presentes, por lo que no hay gastos adicionales para un segundo voltaje)

    
pregunta Andy

1 respuesta

0

Como todas las cosas son iguales en su descripción (los circuitos integrados disponibles y funcionan en ambos voltajes), la solución de 1.8 V será la mejor opción. Sus razones enumeradas son correctas y los tiempos de subida / caída de la señal deberían ser mejores y no serán peores.

Las señales de 65 MHz no deben corromperse en su viaje de 80 mm a su PCB si utiliza un buen esquema de cableado / conexión a tierra estándar (describa más en su pregunta y puedo ampliar esta respuesta).

    
respondido por el TonyM

Lea otras preguntas en las etiquetas