Entrada de lógica SAR

0

¿Necesitamos agregar vpulse, tal vez 1 o 0, al reinicio de la lógica SAR? Creo que tenemos que alimentar un vpulse para reiniciar, pero después de ver mucha forma de onda de simulación, empiezo a pensar en mi pensamiento, porque No veo ninguna forma de onda de reinicio mostrada en la simulación.

Quiero decir: ¿Son el comparador de entrada, el restablecimiento y el reloj de la lógica SAR, o simplemente el comparador y el reloj?

    
pregunta 蕭仰恩

1 respuesta

0

La máquina de estado SAR necesita saber cuándo comenzar la próxima conversión, por lo tanto, RESET es un nombre fino para ese estado. Ese estado también podría hacer que el MSB esté ENCENDIDO, para que se desactive opcionalmente dependiendo del estado del comparador 1/0.

Al apagar opcionalmente el MSB, el MSB-1 se pone automáticamente en ON; el siguiente pulso de reloj puede desactivar MSB-1, pero debe activar MSB-2.

    
respondido por el analogsystemsrf

Lea otras preguntas en las etiquetas