diferencia de voltaje a través de la tapa

0

simular este circuito : esquema creado usando CircuitLab

¿Cómo mantiene C1 la posición Vr1 cuando V2 está desactivada (0-3v)? Estoy confundido ya que C1 hace referencia a 4V desde V1. ¿No debería haber una carga negativa en el "lado R1" de C1?

    
pregunta BAO

1 respuesta

0

Supongamos que el voltaje directo del diodo es de 0.3V. Mientras el capacitor se está cargando, el voltaje en el punto en la parte inferior de C1 (llamemos a este nodo Vc-) se mantiene a 2.7V, y el capacitor se carga a (4-2.7) = 1.3V. Cuando V2 se apaga, el voltaje en Vc- sigue siendo 2.7V pero V2 = 0, por lo que el diodo está en polarización inversa y no fluye corriente. Por lo tanto, el condensador comienza a cargar hasta 4V y eventualmente lo alcanzará (técnicamente es asintótico, pero entiendes la idea) mientras V2 se mantenga apagado.

Este gráfico puede mostrar mejor el comportamiento del circuito (simulado en LTSpice). Puede ver que cuando V2 se apaga, Vc comienza a caer porque el condensador se está cargando a 4V. Sin embargo, si V2 se volviera a encender, el nodo Vc- se asegura a 2.7V y el condensador se ajusta de manera correspondiente.

    
respondido por el Billy Kalfus

Lea otras preguntas en las etiquetas