Calcule la impedancia de entrada de este circuito

0

Noestoymuysegurodeesto.Dicequenohayquetenerencuentatodaslasdemáscapacitancias,porloqueseguramenteelCapactiordeCgsesceroy,porlotanto,laconexióndesdelapuertahastaentrelasdostapasesrelevante.Entonces,¿noeslaimpedanciadeentradasololacombinaciónenseriedeC1yC2?

$$ Z_ {in} = \ frac {(\ frac {1} {jwC_1}) (\ frac {1} {jwC_2})} {\ frac {1} {jwC_1} + \ frac {1} {jwC_2}} $$

Siento que me estoy perdiendo algo muy importante.

    
pregunta AlfroJang80

1 respuesta

0

Esto parece un circuito opamp inversor, con suficiente ganancia para sostener los cambios de voltaje de GATE a un voltaje cercano a CERO.

Por lo tanto, la puerta apenas se mueve.

La capacitancia de entrada es solo el primer capacitor.

Esto supone que el FET está de alguna manera sesgado en ON, con Vdrain sentado cerca de VDD / 2 para el mejor cambio de señal.

    
respondido por el analogsystemsrf

Lea otras preguntas en las etiquetas