Cómo especificar un chip de "habilitación externa" (búfer) para un periférico hambriento de corriente

0

Tengo un diseño con una cuadratura sencilla codificador óptico como uno de los periféricos de mi sistema. Estoy trabajando para reducir mi consumo de energía en estado "inactivo" o "apagado" y el codificador óptico consume 18 mA cuando está encendido. El codificador óptico que estoy usando no tiene un pin de habilitación y, debido al espacio y otras restricciones de diseño, no puedo elegir un codificador diferente.

Entonces, mi pregunta es: ¿Cuál es el procedimiento operativo estándar para diseñar una "habilitación externa" barata y efectiva para un periférico que consume mucha energía?

He estado viendo buffers de TI , pero el límite actual a través de la mayoría de los buffers que he visto es de 32mA, lo que no me da un montón de margen (si me equivoco al respecto una opción insegura, por favor hágamelo saber!).

Podría simplemente usar un MOSFET de nivel lógico como los mencionados en esto artículo ? Si optara por esta opción, conduciría la puerta con un GPIO desde un microcontrolador NRF52.

Creo que ambas opciones funcionarían, pero tengo más curiosidad acerca de lo que suelen hacer los ingenieros experimentados en esta situación.

Gracias de antemano.

    
pregunta Payton Grenich

0 respuestas

Lea otras preguntas en las etiquetas