Encontrar las salidas esperadas para una lógica SAR de 4 bits que va de 0 a 1.8V (LTSpice)

0

Tengo problemas para obtener resultados precisos para mi esquema lógico de SAR de 4 bits. He probado diferentes valores para verificar que mi DAC funciona como se esperaba. Entonces me imagino que hay algo mal con mi lógica SAR. Para ciertos voltajes de Ain que van de 0 a 1.8 V, mis resultados deben ser:

Ain > 1.8 = 1111

1.8 > Ain > 1.6875 = 1110

1.575 > Ain > 1.4625 = 1101

1.4625 > Ain > 1.35 = 1100

1,35 > Ain > 1.2375 = 1011

1.2375 > Ain > 1.125 = 1010

1.125 > Ain > 1.0125 = 1001

1.0125 > Ain > 0.9 = 1000

0.9 > Ain > 0.7875 = 0111

0.7875 > Ain > 0.675 = 0110

0.675 > Ain > 0.5625 = 0101

0.5625 > Ain > 0.45 = 0100

0.45 > Ain > 0.3375 = 0011

0.3375 > Ain > 0.225 = 0010

0,225 > Ain > 0.1125 = 0001

0.1125 > Ain > 0 = 0000

Mi esquema se muestra a continuación: MiproblemahastaahoraesquecualquiervoltajeAinmayorque0.1125muestraunasalidade1111,quesolodeberíaaparecercuandoAinesmayorque1.8.

ParaunAinqueoscilaentre0y0.1125V,obtengounasalidaprecisade0000.

EDITAR:Estossonlosparámetrosparamispuertaslógicasychanclas:

    
pregunta Tyrone

0 respuestas

Lea otras preguntas en las etiquetas