El corte de PMOS no funciona bien

0

He diseñado un PMOS (FDN306) basado en el interruptor de encendido. Cuando apago el interruptor conectando la puerta y la fuente (a través de Schmitt Trigger), veo un voltaje de salida de 50 mV. Esto es con una fuente de voltaje de 3.9V. Si incremento el voltaje de la fuente a 5V, el voltaje de salida desciende a 20mV. Verifico el voltaje de la Puerta y la Fuente y los veo idénticos.

No tengo el esquema en esta computadora pero es esencialmente un interruptor super simple. Suena como que no elegí el PMOS correcto.

¿Qué tipo de PMOS debo elegir? ¿Por qué hay una fuga significativa de PMOS en este caso?

    
pregunta Ktc

1 respuesta

1

Eso no parece ser nada inusual. En la hoja de datos, tiene un máximo de -1 uA @ Vds = -10 y Vgs = 0. Si los identificadores se encuentran al máximo para el estado apagado, lo que el interruptor está viendo es una carga de 50 mV / 1uA = aproximadamente 50 KOhm de sus LDO, que será altamente no lineal a medida que aumente la tensión. Eso parece correcto.

Podría disminuir un poco más esta fuga si la puerta se vuelve más positiva, pero solo puede hacerlo ligeramente. Si lo conduce demasiado positivo, la fuga aumentará nuevamente debido a GIDL (Fuga de drenaje inducida por puerta). Desafortunadamente, la hoja de datos no proporciona estos parámetros.

    
respondido por el placeholder

Lea otras preguntas en las etiquetas