¿Alguna vez usamos la capacitancia del pin de un componente del circuito digital (por ejemplo, ASIC, FPGA) al realizar el análisis de la integridad de los datos o la sincronización?

0

Por lo que yo entiendo, la capacidad del pin en un ASIC o FPGA afecta el tiempo de subida y caída de la señal en él. También es posible que la impedancia ofrecida por esta capacitancia a una señal de muy alta velocidad cree una discrepancia aparente con la impedancia de traza de PCB y cause reflexión. Sin embargo, hasta el momento, no he oído hablar de la capacitancia del pin que se utiliza en ningún tipo de análisis.

Entiendo que la capacitancia del pin no es necesaria en el análisis de temporización. ¿Cuándo se usa?

    
pregunta quantum231

1 respuesta

1

Por lo general, el análisis de tiempo de los sistemas complejos se divide en dominios separados en chip y fuera de chip para simplificar el proceso de verificación. Básicamente, se escribe un conjunto de especificaciones que representan el "contrato de sincronización" en los pines de los chips en el tablero. Se realiza una verificación interna para asegurar que cada chip cumpla con sus especificaciones. Se realiza una verificación externa, a nivel de PCB, para asegurar que las relaciones de tiempo entre las señales que se ejecutan entre los chips también sean correctas.

La capacidad de los pines es solo un elemento que se utiliza en el modelado eléctrico de las trazas de PCB para ese paso de verificación externa.

    
respondido por el Dave Tweed

Lea otras preguntas en las etiquetas