Por lo que yo entiendo, la capacidad del pin en un ASIC o FPGA afecta el tiempo de subida y caída de la señal en él. También es posible que la impedancia ofrecida por esta capacitancia a una señal de muy alta velocidad cree una discrepancia aparente con la impedancia de traza de PCB y cause reflexión. Sin embargo, hasta el momento, no he oído hablar de la capacitancia del pin que se utiliza en ningún tipo de análisis.
Entiendo que la capacitancia del pin no es necesaria en el análisis de temporización. ¿Cuándo se usa?