Representación esquemática para una red conectada a un componente específico

0

Tengo una placa con un rastro de + 5V de una resistencia sensorial actual a través de un plano ruidoso de + 5V a un OpAmp, así que pensé que afeitaría ese yak en particular pronto y crearía algunos símbolos para KiCad que realmente se comportan como se esperaba. .

¿Cómo expresaría en un esquema la restricción para conectar esta traza solo a un pad específico en un componente específico, incluso si la misma red está disponible más cerca?

Me interesa principalmente la representación gráfica, ya que desde una lógica de programa POV es fácil de implementar (red separada de ratsnest POV, misma red de DRC POV), pero también me gustaría tener un esquema legible .

De manera similar, ¿existe un estándar para denotar los condensadores de desacoplamiento y su asignación a los pines IC (básicamente la misma clase de problema)?

Obviamente, si existen varios estándares (EE. UU., Europa, Rusia), también me gustaría saberlo.

    
pregunta Simon Richter

1 respuesta

1

Esto es complicado, pero una solución común en los paquetes EDA es lazos netos . Estos son esencialmente componentes "ficticios" que actúan para hacer lo que usted quiere. Unen las redes para permitirles nombrarlas de manera diferente, y luego crean algún tipo de componente de PCB para representar la conexión de cobre. Esa es también una de las razones por las que no me gusta hacer conexiones de red: crear esos componentes personalizados es una molestia, IMO. Siempre terminé creando una huella específica por conexión en una PCB.

Esto es lo que hago a menudo en lugar de vínculos netos:

  1. resistencias de puente de 0 ohmios, o perlas de ferrita. Por lo general, se realiza en los rieles eléctricos donde podría necesitar filtrar en el futuro, o quiero hacer una medición de corriente. Barato, fácil y simple con un pequeño impacto.
  2. Hago esto más en GND, pero usaré el mismo nombre de red GND con diferentes símbolos, es decir, barras y una flecha. Lo hago en circuitos integrados de controlador SMPS que tienen una GND de pequeña señal y una GND de potencia. Esto actúa como una sugerencia para mantener la ruta GND de señal pequeña separada de la energía GND. Una nota también es útil en este caso.

Por supuesto, actualmente no trabajo en bienes de consumo de gran volumen, por lo que el impacto de la lista de materiales de una resistencia de 100R o 1608 0R ni siquiera pasa por mi mente; son básicamente gratis para mí. Y si te encuentras con algunos problemas de ruido en la línea, tienes un lugar donde tirar una ferrita y potencialmente resolver fácilmente tu problema (tal vez agregar almohadillas para tapones adicionales en este caso).

Con respecto a los condensadores de desacoplamiento, simplemente coloco los condensadores destinados a un componente específico en la misma página que esa parte, o el sub-símbolo que contiene todos los pines relacionados con la energía. No necesariamente dibujo la conexión directa entre las tapas y los pasadores - I.E. Ataré la parte a un símbolo de poder global 'VDD_3.3' y las tapas también al mismo símbolo. En el caso de un componente exótico que exige ciertos valores conectados a ciertos pines, lo dibujaré específicamente y agregaré una nota.

Creo que lo anterior es la forma más limpia y conveniente de desacoplar la ubicación de los condensadores en un esquema: si se está lanzando por encima de la cerca para hablar con el tipo de diseño, una nota que indique la ubicación o un enlace al diseño La guía es útil.

    
respondido por el Krunal Desai

Lea otras preguntas en las etiquetas