Vengo de un fondo de software y estoy tratando de implementar un circuito de conteo simple. Estoy utilizando este contador binario SN74LV8154 en un circuito que permite configurar las salidas a alta impedancia .
El diseño tendrá 4 contadores conectados junto con las salidas desactivadas y configuradas en alta impedancia mientras se cuenta. Después de un corto período de tiempo, la entrada del reloj se detendrá y el valor de conteo de cada contador se leerá habilitando las salidas de cada chip por turno.
Me preocupa la frecuencia máxima de recuento en lo que respecta a la capacidad de carga y pregunte this pregunta que realmente aclaró qué capacidad de carga es.
Mi pregunta es: Si las salidas de todos los contadores están vinculadas mientras se cuenta pero todas están configuradas en alta impedancia, ¿esto significa que la capacidad de carga de cada contador será cero?
El contador especifica una capacitancia de salida (Co) pero solo para cargas con GND o VCC. Según entiendo la alta impedancia, las salidas tienen una impedancia muy alta pero no son un verdadero circuito abierto, por lo que ¿no ofrecerían también una pequeña capacitancia de entrada? Como las salidas estarán unidas 4x8 = 32 pistas compartidas por chip, incluso con una pequeña capacitancia de entrada, me preocupa que esto cambie significativamente las características de conmutación del contador.