De la hoja de datos:
2.2.1 Generación de reloj
El TAS1020B requiere un cristal externo de 6 MHz con capacitores de carga
y los componentes del filtro de bucle PLL para obtener todos los relojes necesarios para
Funcionamiento tanto de USB como de codec. La figura 4-1 muestra la conexión de estos
Componentes para el TAS1020B. La Figura 4-1 también muestra un escudo de tierra.
residiendo en la capa superior de la PCB y debajo del cristal y
Sus condensadores de carga y los componentes PLL. El PLL es un PLL analógico,
y la captación de ruido en estos componentes puede traducirse a jitter de fase en
La salida del PLL, que a su vez puede traducirse en distorsión en
el codec Se recomienda un blindaje de tierra para atenuar el digital.
componentes de ruido en la placa como se ve en el PLL.
Los pines AVSS y AVDD en el TAS1020B se utilizan exclusivamente para alimentar
El PLL analógico. Mantener el aislamiento del ruido digital que reside.
en un tablero, AVSS debe ser un plano de tierra separado que se conecte a
el plano de tierra primario (DGND) en un solo punto a través de una cuenta de ferrita.
La perla de ferrita debe exhibir alrededor de 9 Ω de impedancia a 100 MHz.
AVDD también debe ser distinto de DVDD. Una arquitectura recomendada es
para generar DVDD y AVDD desde la misma línea de regulador, con cada
derivado de un filtro RC en serie con la salida del regulador. Es
Finalmente recomendó que el escudo de tierra para el cristal y su
Los condensadores de carga y los componentes del filtro de bucle PLL se conectan a
AVSS en un solo punto a través de un cordón de ferrita del mismo tipo que el anterior.
Usando el cristal de baja frecuencia de 6 MHz y generando el requerido
Relojes de mayor frecuencia internamente en el TAS1020B es un importante
ventaja con respecto a EMI.
(énfasis mío)
Básicamente, le sugiere que coloque un polígono relleno de cobre en la capa superior debajo del cristal y los condensadores de carga y lo conecte a su tierra analógica a través de un cordón de ferrita para proporcionar una ruta de retorno de corriente de baja impedancia para reducir la vibración en el PLL.