¿El voltaje de CA dañaría el capacitor si se usa un capacitor de bajo voltaje?

0

Así que tengo un circuito a continuación:

  • C1 es una tapa electrolítica de 6.3V.
  • V1 es 6VDC
  • V2 es 2VRMS

El voltaje de CC en la tapa C1 es de 6V y tengo un margen de 0.3V. Dado que el voltaje de CA en ambos terminales de la tapa es el mismo, ¿puedo decir con seguridad que esta tapa no dañará durante su vida útil?

simular este circuito : esquema creado usando CircuitLab

    
pregunta Jason Han

1 respuesta

1

Elegiría algo con más margen de voltaje, pero en un sentido teórico esto funcionará bien, lo que importa es el voltaje en la tapa, no el voltaje entre la tapa y algún punto externo.

En realidad, en la práctica probablemente también estaría bien, un electrolítico con una polarización de CC permanente de una fuente de alta impedancia es una cosa muy robusta, pero nunca te gusta ver partes de 6.3V en un circuito de 6V, solo en principio.

Saludos, Dan.

    
respondido por el Dan Mills

Lea otras preguntas en las etiquetas