Varias preguntas sobre la función ADC LTC2323, soy nuevo en electrónica

0

enlace

este anuncio es parte de un pequeño proyecto que tengo que conectar y fpga con este anuncio.

Quiero entender cómo la entrada de señal de origen en el ADC y cómo sale de ella, no está tan interesado en cómo se produce en su interior. Excusas para mi comprensión básica de la electrónica.

Varias preguntas:

1) Como puedo ver, la señal de origen es una onda analógica: ¿esta señal de origen es de -0.3v a 0.3v? 2) ¿Qué pines deben conectarse a la señal de origen? AIN1 + y AIN1-? ¿Qué pasa con el AIN2 + y AIN2-? 3) ¿Cuál es el propósito de REFOUT1,2 ??

4) La función general del ADC, es así? ¡Por favor, corríjame !: el ADC "capta" un valor "instantáneo" de la señal fuente en un tiempo exacto, este valor que varía de -0.3v a 0.3v se convierte (a través de una aproximación sucesiva) y el resultado se engancha sucesivamente a el SDO en 12 ciclos (que también puede ser recogido sucesivamente por mi interfaz ADC en mi FPGA),

5) ¿Esos 12 bits representan la representación del punto fijo binario (con fracciones) del valor "instantáneo" procesado para el ADC en ese tiempo exacto?

6) ¿Entonces todo esto sucede en este pequeño instante antes de obtener el siguiente valor "instantáneo" de la ola, para que el proceso comience de nuevo?

Sería como: 1) 0.000 2) 0.111 3) 0.112 4) 0.113 ... ?) 0.299 ?) 0.3 entonces... ?) 0.299 ?) 0.288 ... ?) 0,000 ?) -0.299 ?) -0.3

si es así, ¿qué me dice cuántas fracciones tendrá este valor, -0.299 o -0.2999 o -0.299999? y, por último, cuántos de estos valores me darán los valores por onda (de 0.0 a 0.3 y de 0.0 a -0.3).

    
pregunta sujeto1

1 respuesta

1

Wow, muchas preguntas. Intentaré algunos de ellos, sin embargo, los temas son demasiado amplios para obtener respuestas completas en unos pocos párrafos. Tienes algo que leer ...

1-3) El chip está diseñado principalmente para convertir señales analógicas diferenciales. Puede soportar 2 pares de entrada de señal diferencial. Cada señal diferencial está compuesta por 2 cables de entrada. El voltaje en todos estos cables de entrada siempre debe ser mayor que 0 voltios (sin voltajes negativos). Para una entrada diferencial verdadera, la señal a convertir (o digitalizar), es Vadc = (Vin + - Vin-). Recuerde, tanto Vin + como Vin- deben ser voltajes positivos, pero si (Vin- > Vin +) entonces Vadc tendrá una firma negativa. Hay otras configuraciones de entrada posibles, pero las reglas generales enumeradas anteriormente aún deberán ser observadas. Refout se usa para especificar cuál es el rango de voltaje de entrada aceptable (consulte la página 16 de la hoja de datos).

4) Muestra una tensión y produce un número que, cuando se escala correctamente, representa la tensión que se observa en relación con el posible rango de escala completa. En este caso, el rango de escala completo para el número producido es de 16 bits de ancho, lo que resulta en un solo bit que representa 1 parte en 65,535 posibles valores únicos. El resultado real no será tan preciso, pero el chip hará todo lo posible.

Por ejemplo, si Vref = 4.096V, entonces el rango de voltaje permitido para Vin + = 0 a 4.096V, y para Vin- = 0 a 4.096V. Vadc ahora tiene un rango de +/- 4.096. Esto da una resolución de mejor caso de (8.192V / 65,535), o 0.125mV.

El Vadc resultante se escala internamente para un rango de 0 a 65,535 conteos (el rango de 16 bits), con el valor digital representado como un entero con signo (con un rango de -32768 a +32768). Cuando Vadc = -Vref (-4.096V en nuestro ejemplo), entonces el valor convertido sería de -32768. Cuando Vadc = 0V, entonces 0 cuenta. Cuando Vadc = 4.096V, entonces 32768 cuentan (y cada voltaje intermedio está digitalizado a su cuenta correspondiente más cercana).

Este número (con un valor posible en el rango de +/- 32768) se envía a la línea serie durante 16 ciclos de reloj. Un ciclo de reloj por bit.

5) Sí, casi (pero para 16 bits). La conversión toma tiempo , y habrá una cantidad de incertidumbre de tiempo que debe comprender. Consulte la hoja de datos, Entienda la sección "Tiempo y control" (pág. 20) y la figura 21. Hay 2 interfaces de salida en serie, una para cada canal Vadc.

6) Comprender el tiempo es fundamental para obtener el mejor rendimiento de un adc. Lea y digiera completamente la hoja de datos. Necesitará comprender cada fragmento o no obtendrá los resultados deseados del chip.

La calidad de las señales que el circuito externo suministra a las entradas del chip adc también es crítica. Lea sobre el almacenamiento en búfer y amp; también controla las entradas de adc antes de enviar un diseño de circuito a una pcb.

Buena suerte.

    
respondido por el Chris Knudsen

Lea otras preguntas en las etiquetas