Maximice el giro de la señal de salida en el diseño del circuito digital

0

Por favor, ayúdeme a entender el siguiente párrafo en el capítulo Circuito Lógico Digital CMOS del libro "Circuito microelectrónico 6ra de Sedra / Smith".

  

Un VTC ideal es uno que maximiza la oscilación de la señal de SALIDA y los márgenes de ruido. Para un inversor operado desde una fuente de alimentación V DD , la máxima señal se obtiene cuando V OL = 0 V, y V OH = V DD . Donde V OL y V OH es el nivel de salida bajo y el nivel de salida alto respectivamente.

Pero pensé que la amplitud de la oscilación de la señal de SALIDA está determinada por el punto de polarización Q en la región de transición VTC (la sección lineal). y en mi opinión, lo que hace la declaración anterior está maximizando la oscilación de la señal de ENTRADA (en lugar de la salida) porque cuando V OL = 0 V, y V OH = V DD , el Margen de ruido para la entrada Baja y Alta se maximizan cuando se define el Margen de ruido V OH - V IH = V DD - V IH para la señal de entrada Logic High, y V IL - V OL = V IL - 0 para la señal de entrada Logic Low. Y un margen de ruido más amplio indica una mejor tolerancia a la señal de ruido en la entrada, por lo tanto, un mayor espacio para la cabeza y las piernas permitido para la señal de entrada en lugar de la señal de salida.

¿Qué entendí mal aquí? ¿Cómo las condiciones como V OL = 0 V y V OH = V DD maximizan el cambio de señal de salida?

muchas gracias a todos.

Zheng

    
pregunta Jung_Zheng

2 respuestas

1

Simplemente, Voh no puede ser mayor que Vdd. Del mismo modo, Vol no puede ser inferior a 0 (para un sistema de suministro único referenciado a tierra). Por lo tanto, el máximo y el mínimo posible están establecidos por esos dos parámetros, independientemente de cualquier otra consideración.

    
respondido por el WhatRoughBeast
0

Para el diseño digital, desea tener la distinción más clara que puede obtener entre un '1' lógico y un '0' para maximizar los márgenes de ruido. En cualquier proceso que se alimente entre 0V y VDD, lo mejor que puede hacer es 0V para un '0' lógico y VDD para un '1' lógico. Independientemente del bloque digital al que envíes esta salida, estas señales son lo mejor que puedes hacer cuando se trata de márgenes de ruido.

  

Pero pensé que la amplitud de la oscilación de la señal de SALIDA está determinada por el Punto de polarización Q en la región de transición VTC (la sección lineal).

Supongo que el punto Q se encuentra en algún lugar de la transición de 1 a 0.
Debe tener cuidado de no confundir todo esto con el diseño analógico, ya que a veces trata al inversor como un amplificador analógico. En ese caso, la salida no suele alcanzar VDD o 0 V, y la amplitud de salida estará determinada por la ganancia, es decir. la pendiente en esta región de transición.

    
respondido por el Sven B

Lea otras preguntas en las etiquetas