Por favor, ayúdeme a entender el siguiente párrafo en el capítulo Circuito Lógico Digital CMOS del libro "Circuito microelectrónico 6ra de Sedra / Smith".
Un VTC ideal es uno que maximiza la oscilación de la señal de SALIDA y los márgenes de ruido. Para un inversor operado desde una fuente de alimentación V DD , la máxima señal se obtiene cuando V OL = 0 V, y V OH = V DD . Donde V OL y V OH es el nivel de salida bajo y el nivel de salida alto respectivamente.
Pero pensé que la amplitud de la oscilación de la señal de SALIDA está determinada por el punto de polarización Q en la región de transición VTC (la sección lineal). y en mi opinión, lo que hace la declaración anterior está maximizando la oscilación de la señal de ENTRADA (en lugar de la salida) porque cuando V OL = 0 V, y V OH = V DD , el Margen de ruido para la entrada Baja y Alta se maximizan cuando se define el Margen de ruido V OH - V IH = V DD - V IH para la señal de entrada Logic High, y V IL - V OL = V IL - 0 para la señal de entrada Logic Low. Y un margen de ruido más amplio indica una mejor tolerancia a la señal de ruido en la entrada, por lo tanto, un mayor espacio para la cabeza y las piernas permitido para la señal de entrada en lugar de la señal de salida.
¿Qué entendí mal aquí? ¿Cómo las condiciones como V OL = 0 V y V OH = V DD maximizan el cambio de señal de salida?
muchas gracias a todos.
Zheng