La restauración de CC de una señal de video acoplada de CA se puede realizar sujetando a Algo de voltaje de referencia, durante los periodos de sincronización horizontal del video. Esta Todo parece estar bien en un sistema en ejecución, cuando se detecta el hsync, sujete la abrazadera al Referencia por un corto tiempo y todo funciona sin problemas.
Mi pregunta es: ¿Cómo se detecta la primera sincronización?
Sin tener DC restaurado la señal cuando el circuito comienza a funcionar, no es La salida del ADC no es confiable, por lo tanto, ¿los pulsos de sincronización no se pueden detectar?
De hecho, la entrada al ADC puede estar fuera de especificación: considere la caso de conducir un AD9200 , con una señal de video acoplada de CA pico a pico de 1 v. El voltaje mínimo absoluto de el pin de sentido analógico (en relación con la tierra analógica) en este chip es -0.3v, con un señal de video no restaurada ¿no es posible que haya un -0.5v presente en el pin de sentido analógico? Esto podría evitarse agregando un diodo a tierra para mantener una diferencia positiva entre tierra y el pin de sentido analógico; Es esto comúnmente hecho?
Para referencia, existen IC para realizar la detección de sincronización, por ejemplo, LM1881 . Es necesario usar uno de estos circuitos integrados o circuitos equivalentes para detectar pulsos de sincronización antes de cualquier ADC, ¿o puede ayudar una solución más simple con el bootstrapping de abrazadera?