SPI Bus Clock Slew Rate

0

Estoy interconectando el bus SPI LPC1768 y SST25VF016B SPI Serial Flash. Flash es de 50Mhz, y estos son los valores que copié de SPI Flash Datasheet. página 24.

FCLK (frecuencia de reloj en serie) 50 MHz

TSCKH (Tiempo de reloj de serie) 9 ns

TSCKL (Tiempo de reloj de serie bajo) 9 ns

TSCKR (Tiempo de subida del reloj en serie (velocidad de giro)) 0.1 V / ns

TSCKF (Tiempo de caída del reloj en serie (velocidad de giro)) 0.1 V / ns

También hay la figura 26 en página 28 en la misma hoja de datos, muestra la prueba de CA los tiempos de subida / caída de entrada son inferiores a 5 ns.

¿Por qué la velocidad de giro del reloj es tan baja (0.1 V / ns)? ¿No hace que los tiempos de subida y bajada del reloj sean muy largos?

    
pregunta zenprogrammer

1 respuesta

2

La hoja de datos especifica que, como mínimo, es posible (y es probable) que las tasas de cambio sean mayores. Pero si usted maneja más lento que eso, entonces el dispositivo puede comportarse mal.

    
respondido por el Ignacio Vazquez-Abrams

Lea otras preguntas en las etiquetas