Clase A Salida etapa Negativo Swing

0

Buen día,

Esta es una conferencia sobre los amplificadores de salida de clase A por Upenn. Enlace aquí: enlace

No puedo entender cómo cuando Vi es negativo, hace que VCE2 se encienda. Vi solo está conectado a Q1 a la derecha, por lo que si está en modo negativo, Q1 debería estar apagado y, por lo tanto, comportarse como un circuito abierto. ¿Cómo es posible que Vi aún pueda tener un efecto en Vo mientras sea negativo?

Puedo obtener la ecuación Vo > -Vcc + Vce2-sat, pero ¿cómo funciona la segunda ecuación donde Vi > -Vcc + Vce2-sat + 0.7 se producen. Vi ni siquiera está conectado a Q2, y esa parte del circuito debería estar abierta, ¿cómo podemos deducir esto?

    
pregunta Raaj

2 respuestas

1

Q2 está actuando como un sumidero de corriente constante. En "modo negativo", parte de esa corriente proviene de la tierra a través de la carga, y el resto proviene de + Vcc a Q1. Incluso cuando Vi es negativo, Q1 seguirá teniendo un voltaje de Emisor Básico positivo porque Q2 está reduciendo el voltaje de salida.

A medida que la tensión de salida se vuelve más negativa, más corriente proviene de la carga y menos de Q1, ya sea hasta que la carga tome toda la corriente (en V L = -I * R L ) o hasta que Q2 se sature y no pueda tirar más bajo (ligeramente por encima de -Vcc).

    
respondido por el Bruce Abbott
1
  

así que si está en modo negativo, Q1 debería estar desactivado

Esto no es cierto. Q1 estará desactivado si \ $ v_I \ $ (voltaje base de Q1) es más negativo que \ $ v_O \ $ (voltaje de emisor de Q1).

Pero, de acuerdo con el esquema (y suponiendo una elección adecuada para \ $ R \ $), \ $ v_O \ $ puede ser casi tan negativo como \ $ - V_ {CC} \ $

$$ v_ {O _ {, min}} = -V_ {CC} + V_ {CE2 _ {, sat}} $$

Por lo tanto, de hecho, Q1 no necesariamente estará apagado si el voltaje de entrada \ $ v_I \ $ es negativo, solo si el voltaje del emisor de base \ $ v_ {BE1} = v_I - v_O \ $ es cero o negativo.

  

pero, ¿cómo funciona la segunda ecuación donde Vi > -Vcc + Vce2-sat + 0.7 come   acerca de

Como usted probablemente sepa, generalmente asumimos que el voltaje del emisor de base es de aproximadamente 0.7V cuando el transistor está encendido, por lo tanto, el voltaje de entrada mínimo que todavía permite que Q1 esté "encendido" es

$$ v_ {I _ {, min}} \ approx v_ {O _ {, min}} + 0.7V = -V_ {CC} + V_ {CE2 _ {, sat}} + 0.7V $$

En resumen, sospecho que no logras distinguir entre el voltaje de entrada \ $ v_I \ $ y \ $ v_ {BE1} \ $, el voltaje del emisor de base del Q1.

Si bien es cierto que Q1 estará desactivado si \ $ v_ {BE1} < 0 \ $, no es necesariamente cierto que Q1 estará desactivado si \ $ v_I < 0 \ $.

    
respondido por el Alfred Centauri

Lea otras preguntas en las etiquetas