¿Cómo mantener / guardar el valor Vds mínimo de un FET en el diseño analógico?

0

Para una aplicación específica, necesito determinar los Vds mínimos (en otra forma, min Rds) y aplicarlos a la inversión de entrada de un opamp. Tengo una fuente que viene con una gran onda como la siguiente:

Antesdequealguienlosugiera,no,nopuedosimplementemedirlosVdsenestadoestableyponerunaresistencianecesariaparalosRdsmedidos.Debidoaque,latensióndealimentacióntambiénvaríaentre13y11Vyporlotantoondulación.Además,laimpedanciadesalidatambiénvaría.AsíquenecesitodesarrollarundiseñoanalógicoparadeterminarprimeroelVdsmínimoyluegotratardemanteneresepotencialenlapuertadeinversióndelopamp.

Puedeverelconceptoenelsiguienteesquema:

simular este circuito : esquema creado usando CircuitLab

Todos los componentes en el circuito deben ser analógicos, así que evite sugerir controlar digitalmente el voltaje.

    
pregunta Alper91

1 respuesta

2

En el pasado, he diseñado circuitos similares y he creado un detector de envolvente que se utilizó para identificar el voltaje mínimo. Puede hacer esto con una referencia positiva y un diodo, como demodular AM, o simplemente puede usar un circuito RC para GND; sin embargo, este enfoque depende en gran medida de las constantes de tiempo y la frecuencia de la señal de entrada. Por el bien de la simulación, tomaría un búfer de ganancia unitaria de la señal de "entrada" de Vds y luego lo conectaría a una red RC para identificar el piso y luego alimentaría esa red a Vds_min.

En el lado académico, aquí hay algunas estructuras de auto puesta a cero. Si desea un buen análisis matemático, sugeriría buscar "Amplificador de puerta flotante con autocero".

    
respondido por el b degnan

Lea otras preguntas en las etiquetas