protección contra sobretensiones del pin de salida

0

Buscando la forma simple de proteger el pin de salida del microcontrolador con VCC 1.8V - 3.3V, de VPP 6.5V que se aplicará algunas veces, solo durante el estado alto (1.8V - 3.3V) en la salida del pin. La forma más fácil será colocar una resistencia en kohm, pero esto no es posible debido a la alta velocidad en PIO (6 MHz). La corriente de conducción en el micro pin es de pocos mA. Supongo que el aislamiento se puede hacer con un diodo de caída rápida como MBR0450.

Todas las cosas que puedo encontrar en Google están relacionadas con ESD y la lógica de pegado de 3.3V / 5V.

Saludos, Josh

Editar:

Sólo para mayor aclaración. Esto es solo pin / señal de salida, y se aplican 6.5 V a la línea por FET bajo el mismo micro control. El cambio de 1.8V / 3.3V a 6.5V debe ser continuo (lógica alta) sin problemas técnicos. La única solución que conozco (menor frecuencia) es ...

pero en lugar de 1G es conexión de pin directo. Sin embargo, el micro está conectado a través de cables planos / de cinta al otro lado y con una longitud de cable de 150 R y 1 metro con una señal de 6 MHz funciona bien. No quiera verse obligado a reducir la longitud del cable debido a la interfaz VCC / VPP, así que busque un diodo mejor que el LL103A, o algún otro diseño, lo que sea. Tal vez alguien sepa por qué se usa la imagen 2k7, y no por ejemplo 10k. En el otro lado, la señal está conectada a tierra sobre una resistencia de 50k.

    
pregunta josh

1 respuesta

3

Hay una técnica muy limpia para cambiar de nivel que puedes usar aquí. Usted coloca un FET de bajo voltaje en línea con la señal de E / S del procesador (Drenaje al procesador y la fuente al mundo exterior), e impulsa la compuerta con el voltaje más alto que puede detener, en su caso, ataría su línea de suministro VDD (3.3V) a la puerta.

El FET permanecerá encendido durante cualquier corriente de tierra (ya que la tensión gs es alta), y sería menos conductora a medida que la tensión de la fuente se acercara a la compuerta, hasta que, una vez que la tensión de la fuente supera la compuerta: apagado. Tenga en cuenta que esto permite que los niveles lógicos vayan en ambas direcciones siempre que cada lado tenga un pull-up a su respectivo voltaje de suministro de regiones.

Aquí hay un enlace de cómo alguien más hizo algo similar, y un dibujo de cómo hacerlo.

simular este circuito : esquema creado usando CircuitLab

    
respondido por el AccelMotion

Lea otras preguntas en las etiquetas