Para almacenar energía, debe existir una ruta de circulación. El paralelo LC tiene ese camino. Un CLC PI (o LCL PI) también proporciona esa ruta de circulación. Por lo tanto, el filtrado VDD bien intencionado con 2 tapas en paralelo y la inevitable pequeña inductancia de cableado / traza entre las 2 tapas ...... también es un resonador. Considere 100uF y 0.1uf en paralelo (no resonará), conectado con un cable de 4 "en una placa de pruebas.
Esperamos bajas impedancias, pero se producirá un pico de alta frecuencia en la impedancia; el valor de 100UF en serie con 0.1uF es 0.1uF (menos 0.1%), que resuena con 0.1uH (cableado de 4 ") para sonar / resonar a 1.59MHz. ¿Es fácil de amortiguar?
Z (0.1uF a 1.59MHz) = 1.00 ohmios, por lo que es difícil de amortiguar. {a veces, la ESR de los 2 condensadores, o incluso la resistencia de traza de PCB, es adecuada para alcanzar Q = 1 o 2. El Rdampen necesario es 2 * sqrt (L / C) para Q = 1; sabiendo que Omega_Ring es 1 / sqrt (L * C) y Zl = Omega_Ring * L, sustituimos y deseando R = Zl por Q = 1, encontramos R = Zl = (1 / sqrt (L * C)) * L = sqrt (L / C)}
Ahora considere la serie de circuitos resonantes LC. [Acortar la fuente produce un LC paralelo, que almacenará energía.] Simplemente insertando una serieLC en un punto aleatorio de un circuito más grande, y esperar un voltaje nulo en Fresonant es un diseño deficiente porque la impedancia de la serie CC interactuará con las impedancias del circuito más grande y producir sorpresas, a menos que el circuito más grande sea resistivo en frecuencias cercanas a la resonancia; cualquier L o C extra cambiará la frecuencia del nulo. Cualquier resistencia reducirá la anulación, al humedecer.