Necesito una fuente de reloj para algunos convertidores de datos (DAC, ADC), y me gustaría que la frecuencia del reloj sea lo más configurable posible. Supongo que esto implicaría algún tipo de multiplicador / divisor de reloj, PLL, etc. El rango de frecuencias que me gustaría poder configurar en el tiempo de ejecución sería algo así como 200psps hasta aproximadamente 20Msps (un ciclo de reloj por muestra). No necesito pasos de frecuencia extremadamente pequeños en este rango.
La respuesta ideal haría referencia a números de pieza específicos con diseños de referencia detallados. Puedo lidiar con relojes de un solo extremo o diferenciales. La configuración de la generación del reloj sería más conveniente con la lógica CMOS de 3.3v, aunque la traducción de nivel es ciertamente una opción viable allí.