Estoy trabajando en un sistema PXI de National Instruments. Tiene una tarjeta FPGA que me he conectado externamente a un sensor.
Me gustaría saber cómo realizar una simulación de "ciclo preciso" que incluya un estímulo externo personalizado que emule al sensor.
Hay muchos ejemplos para simular el labView - > FPGA - > interfaces de LabView, pero nada para LabView - > FPGA - > hardware externo.
Si no hubiera sido un sistema NI FPGA, habría escrito un banco de pruebas HDL para eso, pero dentro del marco NI FPGA, no puedo averiguar dónde colocar mi banco de pruebas.
De hecho, hay un lugar para colocar un banco de pruebas HDL, pero como dije, la única interfaz disponible para probar es la que se encuentra entre el código de labView y el FPGA, y no entre el FPGA y los pines externos del FPGA.
Tal vez uno de ustedes ya enfrentó ese problema.
Tengo algunas ideas como: ¿CLIP personalizado que incrustó el VHDL para simular la interfaz?
Ya publiqué en StackExchange, pero solo EE juega con FPGA ... ;-)