Diseñar un circuito de demultiplexación 1-a-2 con una tabla de verdad personalizada

1

Estoy tratando de construir un circuito con la siguiente tabla de verdad con la lógica CMOS.

Los pines son:

  • I y A son entradas
  • D0 y D1 son salidas
  • A es un pin GPIO de selección de línea (1 para D0 , 0 para D1 )
  • I es el nivel de entrada (cuando D0 está "seleccionado" D1 level se establece en 1 y viceversa)

He descubierto que D1 es simplemente " I o A " pero la salida de D0 es más difícil.

¿Cuál es el método general de descomponer el problema en partes más pequeñas?

IA||D0D111||1101||0110||1100||10

EDITAR:aquíestálasolución.¿Algúncambioparahacerloaúnmássencillo? enlace del simulador de circuito

    
pregunta knocker_d

0 respuestas

Lea otras preguntas en las etiquetas