¿Existe alguna estimación con respecto a la relación entre la almohadilla de PCB y la distancia de separación y la resistencia de aislamiento?
Si la placa está cubierta con la máscara y la distancia mínima es de 2,9 mm, ¿qué voltaje de aislamiento puedo esperar?
La región roja son las redes aisladas.
Los efectos de la edad (como el polvo de la superficie) se pueden omitir en mi caso, ya que el dispositivo se empaquetará y protegerá de tales penetraciones de partículas.
EDIT:
En realidad necesito 2 kV de aislamiento. Pero me gustaría mucho más saber la ciencia detrás del tema, no solo estimar que mi diseño mantendrá o no este voltaje . Es por eso que salté para especificar mis requisitos reales inicialmente.
EDIT 2
Después de leer los enlaces que me proporcionaron, pude poner la idea en la siguiente forma: ya que debo soportar la prueba de 2 kV (según mis requisitos iniciales), volveré a diseñar la placa (si es necesario) y luego, después del ensamblaje, póngalo a prueba para aplicar una tensión de CA de 2 kV y luego pruebe la resistencia de aislamiento, que debe ser más de 2 MOms a 500 VCC.
Así que las preguntas ahora son:
- ¿Es correcto lo mencionado anteriormente? ¿Es este un enfoque adecuado?
- la probabilidad de que esta PCB como se diseñó en este momento en una imagen de arriba pase la prueba (el optoacoplador U2 tiene una clasificación de 3,75 kV RMS). Como dije anteriormente, la distancia mínima es de 2,9 mm desde la primaria a la secundaria.