Ayuda a diseñar un circuito de rampa de voltaje

1

Estoy tratando de diseñar un circuito que comience a 0Vrms y aumente hasta 3.4Vrms durante cinco ciclos (ish), luego permanezca en 3.4Vrms hasta que se apague. Sin embargo, no es necesario volver a bajar. El período de cada ciclo es 500uS (señal de 2kHz). La impedancia de carga es de 200 ohmios. He consultado el siguiente sitio ( enlace ) y mientras se ve de cerca, está usando una señal de CC directa mientras que la mía está alternando y no estoy seguro de cómo la frecuencia afectará la salida. Cualquier ayuda de diseño o consejos o lecturas adicionales son muy apreciados.

    
pregunta ShankSinatra

1 respuesta

0

Esto parece ser una buena aplicación para las técnicas de síntesis digital directa (DDS) .

Esencialmente, esto significa escribir un programa de computadora (o un diseño de lógica digital) para generar valores digitales que representan muestras de la señal deseada a lo largo del tiempo. Luego use un convertidor digital-analógico (DAC) para traducir estos a voltajes analógicos. Posiblemente se pueda usar un filtro analógico en la señal de salida para reducir los artefactos de digitalización. Y se puede usar un amplificador analógico para aumentar la potencia de salida o la capacidad de voltaje.

Obviamente esta es una vista de muy alto nivel. Como ha escuchado de los comentarios sobre su pregunta, los detalles de cómo se debe implementar esto (frecuencia de muestreo, resolución de la muestra, detalles del filtro) dependerán de los requisitos particulares de su aplicación.

    
respondido por el The Photon

Lea otras preguntas en las etiquetas