Circuito de aislamiento del bus

1

Tengo una pregunta sobre los circuitos de aislamiento BUS.

¿Esesteundiseñocorrecto?Nomeparece.EllibrodicequesiPOWOKesalto,dosSMBUSseconectaránentresí.Perocreoqueestámal,elNMOSdeberíaestarencendidocuandoPOWOKestábajo...

Losotroscircuitossoncomosemuestranabajo.CreoquesupropósitoesaislardosplanosdepotenciadelBUS.Cuandonohayenergía,elMOSestáapagadoparaevitarlacorrientedesdeelexterior(haciaelSOC),ycuandoseenciendeylosdatosdeR/W,silosdatossonaltos,elMOSestaráapagadoyelotroladoseretirará-hastaelnivelcomosupotencia.ycuandolosdatossonbajos,puedepasaratravésdelNMOSalotrolado.Porfavorcorrijasihayalgúnerroraquí.

    
pregunta Nobody

1 respuesta

1

Para el primer esquema, si el POWOK es bajo, apagará el transistor NPN, lo que permitirá que la resistencia del colector arrastre las dos compuertas FET a la tensión positiva y, por lo tanto, permitirá que el aislador SMBus funcione entre los dominios de potencia VCC3 y 3VSB.

El segundo esquema se usa para permitir la conversión a nivel de SMBus para la interfaz IPMB entre el dominio 3V3SB y el dominio 5VSB. Este circuito no está destinado a una activación de potencia particular. Es solo que la interfaz externa típica para IPMB ha sido de 5V niveles de señalización desde tiempos anteriores y la mayoría de los controladores a bordo modernos (SOC, chipset o BMC) usarán la señalización de 3.3V para SMBus.

    
respondido por el Michael Karas

Lea otras preguntas en las etiquetas