Circuito Flip Flop: ¿qué es alto en relación con? [duplicar]

1

Estoy leyendo sobre los circuitos de "flip flop" (y he comprado uno como un circuito integrado). Cuando dice que cuando el SET va alto, entonces Q (salida) será alto, ¿qué es "alto" en relación con? ¿Podría alimentar en -5v y llamarlo bajo, mientras que 0v es alto? ¿O conectar + 5v y llamar alto y 0v bajo? ¿O son los flip flops generalmente sesgados de modo que esperan un voltaje positivo o negativo en sus terminales?

El IC que compré tiene los siguientes terminales: SET, RESET, DATA, CLOCK, Q y Q (con la barra encima).

    
pregunta NickRamirez

1 respuesta

2

"Alto" y "bajo" son los niveles de salida digital. Para CMOS, estos normalmente serán el suministro y el nivel del suelo, respectivamente. Para ver qué es eso, lea la hoja de datos. Incluso las hojas de datos de mala calidad le dirán qué voltaje de alimentación necesita la pieza. La hoja de datos también debe indicarle el voltaje lógico máximo garantizado y el voltaje lógico mínimo garantizado, dentro del rango de fuente / sumidero de corriente también definido en la hoja de datos.

    
respondido por el Olin Lathrop

Lea otras preguntas en las etiquetas