¿Cómo maneja un ADC de aproximación sucesiva los voltajes negativos?

1

Primero, disculpas por lo que debe parecer una pregunta simple para la mayoría de ustedes. Entiendo el algoritmo SAR. Y la representación del complemento de dos. Mi pregunta es algorítmica. Cuando se presenta un voltaje negativo a un ADC bipolar de SAR, ¿se elimina el "signo" y MSB se establece en 1, luego se aplica el algoritmo SAR normal, entonces el código de bit resultante se convierte al Complemento de Dos? ¿O es el algoritmo generando el código del Complemento de Dos directamente? ¿Cómo?

    
pregunta user38780

1 respuesta

2

El único requisito real para una operación adecuada es que el DAC en el SAR sea monotónico. Por lo tanto, puede tener una ruta aritmética de complemento a 2 siempre que tenga un DAC de complemento a 2. Eso significa que su búsqueda binaria también tiene que ser capaz de manejar el complemento de 2.

A la inversa, si tiene un intervalo DAC de 0x0000 = -15 V, 0x7FFF = 0V & 0xFFFF = 15 V su conteo y búsqueda de matemáticas / control es mucho más simple. A continuación, deberá realizar la conversión en el valor de salida.

Otra consideración es que el DAC puede ser simplemente una estructura de redistribución de carga ponderada binaria que es inherentemente rápida, de baja potencia, precisa y pequeña. Estos son los más fáciles de diseñar en un intervalo de 0x0000 a 0xFFFF como en el segundo escenario.

En resumen, es difícil saberlo ya que hay muchas alternativas disponibles. Pero mis apuestas estarían en el tercer escenario.

    
respondido por el placeholder

Lea otras preguntas en las etiquetas