Diseñar un amplificador de emisor común sintonizado

1

Me estoy atascando en el problema 2.16 en Art of Electronics.

"Diseñe una etapa de amplificador de emisor común sintonizado para que funcione a 100 kHz. Use una resistencia de emisor derivada y establezca la corriente de reposo en 1 mA. Suponga que Vcc es 15V, L = 1mH, y coloque una resistencia de 6.2k en LC para establecer Q = 10. Use acoplamiento de entrada capacitiva. "

simular este circuito : esquema creado usando CircuitLab

¿Es este un diseño correcto? He encontrado dos formas de encontrar C:

1) f = 1 / (2 * pi * sqrt (LC)) (y sé que f = 100kHz, L = 1mH)

2) Q = w0 RC (Q es 10, R es 6.2k yw se basa en f = 100kHz)

Y dan diferentes resultados. ¿Cómo podría resolver este problema?

    
pregunta Dzung Nguyen

1 respuesta

2

Su resistencia debe ser 6.283K, entonces ambos métodos le darán un valor de C1 = 2,533 pf. Es solo una cuestión de hacer los cálculos con componentes de mayor precisión.

    
respondido por el Guill

Lea otras preguntas en las etiquetas