¿Cuánta corriente puede suministrar un 74HC00?

1

Estoy tratando de averiguar qué tipo de corriente puede suministrar una única puerta lógica. Estoy mirando esta hoja de datos:

enlace

Veo en la sección 6.1 que dice "I O = & pm; 25 mA", pero esa es la sección sobre "máximos absolutos". En particular, no se garantiza que el dispositivo funcione a ese nivel, solo garantiza que no se rompa de inmediato. (Ni siquiera se garantiza que no se romperá; solo que no se romperá de inmediato .)

La sección 6.3, "condiciones recomendadas", no parece decir nada sobre la corriente en absoluto. (Supongo que la corriente se denota mediante símbolos que contienen "I".)

La sección 6.5 tiene "I I " (¿entrada de corriente?) en nano-amplificadores (... entonces, ¿las entradas dibujan una corriente muy pequeña?). También enumera "I CC " (¿total del paquete de chips?), Que solo está en nano-amplificadores. Presumiblemente, la corriente de salida máxima debe ser menor que esto. (?)

En resumen, no veo el número que estoy buscando en ninguna parte de la hoja de datos. ¿Estoy siendo ciego o algo así?

En particular, me gustaría saber cuál es el máximo abanico permitido.

    

2 respuestas

1

Las especificaciones V OL / V OH muestran qué tan grande puede ser la caída de tensión en el peor de los casos a la corriente especificada. Puede intentar dibujar corrientes más grandes, hasta la calificación máxima absoluta, pero entonces ya no hay una garantía sobre la caída de voltaje.

Para corrientes más pequeñas, los transistores de salida (MOSFET) se comportan como una resistencia, por lo que puede interpolar la caída de tensión en el peor de los casos.

La nota de aplicación Características de entrada y salida de circuitos integrados digitales a un voltaje de suministro de 5 V muestra las características típicas (no Valores garantizados) para la caída de tensión:

Lanotadelaaplicación Consideraciones de diseño de HCMOS dice:

  

El CMOS de alta velocidad puede admitir hasta 10 cargas LS desde una única salida estándar [...]   A partir de los valores de CC en las hojas de datos individuales, el despliegue de dispositivos CMOS de alta velocidad es ilimitado para todos los propósitos prácticos.   Sin embargo, desde un punto de vista ac, hay un límite definido para el abanico de salida. La restricción limitante es el tiempo de subida de entrada.
  [… Un montón de cálculos matemáticos] indica que el máximo despliegue de dispositivos CMOS de alta velocidad es aproximadamente 505.

    
respondido por el CL.
1

Lamentablemente, esta hoja de datos no tiene un gráfico de la disminución en el voltaje de salida al aumentar la corriente de salida. Sin embargo, la sección 8.3 reafirma la cifra de 4 mA, así que lo tomaría como un límite superior recomendado para operación continua.

Tenga en cuenta que a 4 mA, el voltaje de salida no será de 5 V cuando se obtenga o 0 V cuando se hunda. Esto se trata en la sección 6.5

    
respondido por el AnalogKid

Lea otras preguntas en las etiquetas