Divisor Kelvin-Varley con buffer en AD7849

1

En la hoja de datos de AD7849 de ADI, página 11, da la estructura interna de la siguiente manera:

Utiliza un llamado 'Divisor de Kelvin-Varley con buffer'. Pero no estoy muy claro con su explicación

  

Para evitar la no monotonicidad en el DAC debido al desplazamiento del amplificador   voltajes, DAC1 y DAC2 saltan a lo largo de la cadena de resistencia. por   ejemplo, cuando se cambia del segmento 1 al segmento 2, los interruptores DAC1   desde la parte inferior del segmento 1 hasta la parte superior del segmento 2, mientras que DAC 2   permanece conectado a la parte superior del segmento 1. El código que conduce DAC3 es   Se complementa automáticamente para compensar la inversión de su   entradas Esto significa que cualquier efecto de linealidad debido al desplazamiento del amplificador   los voltajes permanecen sin cambios cuando se cambia de un segmento al siguiente,   y se garantiza la monotonicidad de 16 bits si DAC3 es monotónico.

¿Cómo las conexiones de 'salto-rana' para DAC1 y DAC2 pueden evitar la no monotonicidad causada por el voltaje de compensación del amplificador? ¿Alguien puede explicarlo con más detalles?

    
pregunta diverger

1 respuesta

3

Arreglo inteligente.

Considere lo que está haciendo la interpolación DAC 3.

Al interpolar el primer segmento s1-s2, los DAC 1/2 se conectan mediante S1 y S2, el DAC3 "se arrastra" a lo largo de Vs1 a Vs2. Cuando finalmente llega a la parada final Vs2, el siguiente segmento s2-s3 se pone en uso, S1 se abre y S3 se cierra. En este punto, DAC3 (a través de S2 y A1) tiene el mismo voltaje que tenía para el primer segmento . El amplificador utilizado para esa conexión sigue siendo A1. Incluso si A1 tiene un desplazamiento de entrada, cuando DAC 3 se arrastra desde Vs2 a Vs3, no hay interrupción en los pasos de voltaje monotónico agradable en Vs2.

En un Kelvin Varley con búfer convencional, A1 y A2 se cambian sin invertir el funcionamiento de DAC 3, A1 siempre va a la "parte superior" de DAC 3, A2 a la "parte inferior". Eso significa que la toma Vs2 verá el voltaje de compensación de A1 (cuando se interpola el segmento s1-s2) o A2 (cuando se interpola el segmento s2-s3). Si hay una diferencia en las compensaciones de entrada de A1 y A2, eso se mostrará como un paso en el voltaje de salida. Si ese paso es más grande que la resolución de DAC3, entonces no tendrá monotonicidad.

    
respondido por el Neil_UK

Lea otras preguntas en las etiquetas