En la hoja de datos de AD7849 de ADI, página 11, da la estructura interna de la siguiente manera:
Utiliza un llamado 'Divisor de Kelvin-Varley con buffer'. Pero no estoy muy claro con su explicación
Para evitar la no monotonicidad en el DAC debido al desplazamiento del amplificador voltajes, DAC1 y DAC2 saltan a lo largo de la cadena de resistencia. por ejemplo, cuando se cambia del segmento 1 al segmento 2, los interruptores DAC1 desde la parte inferior del segmento 1 hasta la parte superior del segmento 2, mientras que DAC 2 permanece conectado a la parte superior del segmento 1. El código que conduce DAC3 es Se complementa automáticamente para compensar la inversión de su entradas Esto significa que cualquier efecto de linealidad debido al desplazamiento del amplificador los voltajes permanecen sin cambios cuando se cambia de un segmento al siguiente, y se garantiza la monotonicidad de 16 bits si DAC3 es monotónico.
¿Cómo las conexiones de 'salto-rana' para DAC1 y DAC2 pueden evitar la no monotonicidad causada por el voltaje de compensación del amplificador? ¿Alguien puede explicarlo con más detalles?