Cómo restablecer un 4026 contador IC cuando llega a 6 para dados electrónicos

1

Estoy tratando de construir un circuito para simular una tirada de dados usando un 555 en astable como su corazón. Los pulsos de salida se cuentan con un 4026 y luego se introducen en un BCD 4511 a un decodificador de 7 segmentos.

Funciona perfectamente y cuenta de 0 a 9, pero no puedo restablecerlo en 6 y empezar de 1.

Intenté tomar la entrada de atasco 1 alto y luego tomar el pin de habilitación preestablecido cuando el contador toca 7, pero no pasa nada. Hice esto usando una entrada AND de cuatro entradas. Las entradas 1, 2 y 3 fueron el código binario para 7 (1110) y la entrada 4 fue la señal del reloj invertida, por lo que solo funcionaría cuando el reloj estaba apagado. Esto no funcionó y simplemente se atascó en el número 7 sin reiniciar.

¿Alguno de ustedes ha tenido experiencia con este tipo de circuito? ¿Qué puedo hacer?

    
pregunta Jean Swart

3 respuestas

4

El contador, es decir, 4026, que usted especifica es un dispositivo que ya contiene el decodificador de 7 segmentos. Además, este contador no es realmente adecuado para la aplicación en la que desea que cuente de 1 a 6.

En su lugar, observe el uso de un contador como el 74HC161. Esto se puede conectar como se muestra a continuación para que cuente de 1 a 6.

Este circuito contará desde hasta 6 (es decir, el estado en el que QB y QC llegan a 1 en el conteo de salida. La compuerta NAND 74HC00 detectará esta condición y forzará la entrada LOAD síncrona a nivel bajo). a partir del chip 555, el contador se volverá a cargar a un valor de 1 (Entradas DCBA en el estado binario 0001) en lugar de avanzar a una cuenta de 7. Los relojes subsiguientes contarán 1 - > 2, 2- > 3, 3 - > 4, 4- > 5, y 5- > 6 donde el ciclo de recarga se repetirá.

Tenga en cuenta que en el encendido inicial, este circuito puede tener un valor inicial en QD QC QB y QA que está fuera del rango de 1- > 6. Si esto sucede, solo es necesario dejar correr el reloj hasta que el contador avance a un estado donde QB y QC sean ambos 1. Si este comportamiento es inaceptable, entonces es necesario diseñar en una señal adicional que las OR bajas con la salida de la puerta NAND para forzar inicialmente la entrada de CARGA baja del contador para uno o más relojes del 555.

    
respondido por el Michael Karas
0

Puede usar una puerta Y de tres entradas .Conecte la A1 con a, B1 con b y C1 con c. Luego, conecte la salida con el pin de reinicio de 4026

    
respondido por el Ayan Das
0

He logrado restablecer el 4026 cuando alcanza 6. Una cosa importante que debe tenerse en cuenta: NO necesita el 4511 IC debido al decodificador incorporado en el contador 4026.

La respuesta es la siguiente:

  1. Realice las conexiones típicas para el 4026 IC, como Vcc, tierra y conexiones de pines de visualización de 7 segmentos.

  2. Invierta la salida del PIN 9 (d) utilizando una puerta NOT.

  3. La salida del inversor va a una compuerta AND de 2 entradas.

  4. La segunda entrada para la puerta AND es del PIN 10 (a) sin ninguna inversión (conexión directa).

  5. La salida de la compuerta AND se conecta luego al PIN 15 (restablecer) a través de una resistencia de 4.7k ohmios para evitar cualquier activación falsa (pasé horas para resolver el problema de la activación falsa)

Explination:

He seleccionado (a) y (d) para activar RESET en alta cuando el contador llega a 7. Por lo tanto, el IC se restablecerá después de completar 6. Esta combinación específica (a y d) solo se activará ALTA en 7. Se puede seleccionar cualquier combinación si satisface esta condición.

    
respondido por el Ibrahim R

Lea otras preguntas en las etiquetas