No es el misterio que otros comentarios están diciendo. Considere el inversor CMOS :
HaydosFET,unodencanalesyunodepcanales.Normalmenteunoestáencendidoyotroestáapagado.¿Quésucedeenelrangodetensiónintermedia?Ambosdeellosestánparcialmenteencendidos.Estoconectaelrieldealimentaciónalrieldetierraypuedefluirunacorrientesustancial.Estosellama"disparar a través" y puede dañar la puerta si se deja en ese estado por más de un tiempo muy corto. Desafortunadamente, cada vez que quiere cambiar entre 0V y 3.3V o viceversa, tiene que pasar por los voltajes intermedios; por lo tanto, es importante cambiar rápidamente para una transición limpia y agradable. La transición parece una "pendiente" cuando se traza en función del tiempo. Una pendiente de entrada particular producirá una pendiente de salida cuando la puerta oscile en respuesta a su entrada. (Sería bueno que alguien encontrara un gráfico de esto y lo agregara a la respuesta).
¿Qué pasa si hay dos entradas? Supongamos que tiene una puerta NOR con A = 1 B = 0 de salida = 0. Luego considera las transiciones A: 1- > 0 y B: 0- > 1. Al final, la salida seguirá siendo 0, pero puede ir alto por un tiempo muy corto en el medio. Esto se llama un error .
Otro caso interesante es tener un valor intermedio en la entrada de un DFF cuando se activa su entrada de reloj. Esto puede ponerlo en un estado metaestable hasta que llegue la próxima entrada de reloj. Este es un problema real al transferir señales entre diferentes dominios de reloj y necesita una consideración especial de diseño.