Estoy tratando de hacer un buen diseño para la memoria flash Quad SPI NOR MT25QL256ABA1EW9-0SIT con el MCU STM32. Mi problema es que encuentro el pinout del chip de memoria bastante incómodo. He logrado intercambiar los pines en el lado MCU de la manera en que las señales residen una al lado de la otra, pero aún es difícil. Siguiendo la Guía de diseño Micron Quad spi He administrado a:
- No se divide el plano de tierra subyacente (este es un PCB de 2 capas),
- Haga que la señal del reloj sea corta y posiblemente con menos flexión,
- No use VIAS para enrutamiento de señales
Sin embargo, no logré:
- Mantenga cualquier impedancia sensible calculando las líneas de disciplina (realmente no hay mucho espacio ni muchas señales)
- Mantenga las longitudes de señal similares.
Después de ampliar la imagen, se pueden ver los nombres de red en los pads de chip de memoria. Me gustaría preguntarle, ya sea en su opinión, que este diseño es suficiente para una transferencia de reloj de hasta 80 Mhz. Para los propósitos de comparación, la forma rosa en la que está el chip es de 18 x 8 mm. Los vértices de polígonos de GND se guardan para visibilidad. Agradecería toda la ayuda.