¿Una forma simple de evitar el consumo de corriente en el sentido del divisor de resistencia?

2

Esta es una pregunta simple pero complicada.

Mido voltaje en varias líneas, más de 3'000. Las líneas pueden ser de hasta 100V.

Solo necesito medir en un momento determinado, y me gustaría evitar el dibujo actual de las líneas de los sentidos cuando no se está midiendo.

Estaba pensando en usar un mosfet y separar todo el VSS de la parte inferior del divisor de resistencia, pero el AN está conectado a la lógica de muestreo, que tiene diodos de protección interna a 3V3, por lo que aún tomará corriente.

Dado que tengo muchas de esas líneas y la aplicación es sensible a los costos, me gustaría evitar tener un Mosfet P en cada línea con las resistencias y el Zener que se necesitarían.

¿Hay algún truco posible aquí? Tal vez algún componente hecho para eso que no conozco?

Actualización:

LarespuestadeEdgarBrownesválida,peroesunpococomplicadademanejarlapuerta,dadoqueelvoltajedelmosvaría.

Además,notengoespacioenlaPCBparaagregarmosentrelasdosresistenciasdeldivisor(onecesitaríahacerbastanteredireccionamiento).

Tengootrasoluciónposible:

Q53desacoplaríaeldivisordelossentidosdelsueloyelotroQsedesacoplaríadelICdedetección.

SilacompuertadeQ54seaccionacomoundrenajeabierto,Q53seaccionaríaprimero,llevandoQ54aunospocosVaVSSyluegoQ54sepuedeconducir.

¿SolounaresistenciadetodaslaspuertasQ54aQ53Vddeberíasersuficiente?

Actualización2

Creoqueencontréunasoluciónmejor,agregandounvoltajedepolarizaciónantesdelaVSense.Simplementesesgadoalmismovoltajedelestadoapagado.

    
pregunta Damien

1 respuesta

0

Simplemente use los NFET como interruptores de lado alto debajo de las resistencias 1M. Es posible que necesite un voltaje adicional para controlar su compuerta, o para reducir su rango de medición, pero una vez que los polarice en su región de triodo (que las resistencias 1M facilitan) su impedancia será despreciable.

Solo asegúrese de usar un FET con una fuga baja en el diodo inverso (o, mejor aún, con una conexión de cuerpo independiente) y de llevar sus Vgs a cero o negativos cuando estén apagados, para mantenerse fuera de la región del umbral inferior.

Esta es la idea básica. Suponiendo que cada NFET se active independientemente uno del otro.

simular este circuito : esquema creado usando CircuitLab

Los PFET también podrían funcionar. Pero su polarización no es tan limpia como (1) tendría que usar las fuentes para proporcionar algunos de los sesgos de su puerta, (2) necesitaría desplazadores de nivel para alcanzar los 100 V, y (3) aumentará las vías de fuga debido a los desplazadores de nivel. Y cualquier unidad de compuerta lo pondrá en un umbral inferior y eso significa fugas.

    
respondido por el Edgar Brown

Lea otras preguntas en las etiquetas